计算机工程与应用 ›› 2016, Vol. 52 ›› Issue (17): 247-252.
汪 波1,2,胡 锦1,张 锋2,赵建中2
WANG Bo1,2, HU Jin1, ZHANG Feng2, ZHAO Jianzhong2
摘要: 在高速串行接口PCIE2.0的设计中,为了保证数据传输的正确性,数据串行传输的工作时钟需要在很短的时间内完成锁定。为了减小锁相环的锁定时间,提高时钟稳定性,在传统的顺序搜索自动频率校正算法电路的基础上,提出了一种新的二进制搜索算法校正电路,并且应用于5 GHz的锁相环中,最大校正时间为22.5 μs。锁相环在SMIC 55 nm CMOS工艺下流片,SS工艺角下,AFC电路的面积为0.001 3 mm2。经测试,锁相环能够快速锁定,性能良好。