计算机工程与应用 ›› 2014, Vol. 50 ›› Issue (20): 187-191.
宋有才1,韩 波1,2,王诗兵1,谭拂晓1,赵正平1
SONG Youcai1, HAN Bo1,2, WANG Shibing1, TAN Fuxiao1, ZHAO Zhengping1
摘要: 为了降低二维小波变换中的存储消耗并同时提高电路处理速度,提出了一种二维并行的VLSI结构。通过充分挖掘二维变换中行变换和列变换之间的关系,优化了行变换核和列变换核的并行数据扫描输入方式,将9/7小波变换的中间存储降低至4N。同时,采用基于翻转格式的流水线技术,将电路的关键路径缩短至一级乘法器延时,有效地提高了电路处理速度,并通过伸缩电路合并的优化方法将乘法器个数降低至10个,从而有效地减少了硬件资源消耗。